( ) 不屬于計(jì)算機(jī)控制器中的部件。
A、指令寄存器IR
B、程序計(jì)數(shù)器PC
C、算術(shù)邏輯單元ALU
D、程序狀態(tài)寄存器PSW
在CPU與主存之間設(shè)置高速緩沖存儲(chǔ)器Cache,其目的是為了 ( ) 。
A、擴(kuò)大主存的存儲(chǔ)容量
B、提高CPU對(duì)主存的訪問(wèn)效率
C、既擴(kuò)大主存容量又提高存取速度
D、提高外存儲(chǔ)器的速度
下面的描述中, ( ) 不是RISC設(shè)計(jì)應(yīng)遵循的設(shè)計(jì)原則。
A、指令條數(shù)應(yīng)少一些
B、尋址方式盡可能少
C、采用變長(zhǎng)指令,功能復(fù)雜的指令長(zhǎng)度長(zhǎng)而簡(jiǎn)單指令長(zhǎng)度短
D、設(shè)計(jì)盡可能多的通用寄存器
某系統(tǒng)的可靠性結(jié)構(gòu)框圖如下圖所示。該系統(tǒng)由4個(gè)部件組成,其中2、3兩個(gè)部件并聯(lián)冗余,再與1、4部件串聯(lián)構(gòu)成。假設(shè)部件1、2、3的可靠度分別為0.90、0.70、0.70。若要求該系統(tǒng)的可靠度不低于0.75,則進(jìn)行系統(tǒng)設(shè)計(jì)時(shí),分配給部件4的可靠度至少應(yīng)為( ) 。
A. A
B. B
C. C
D. D